دانلود ترجمه مقاله حلقه قفل فاز (PLL) براساس حذف هارمونیکهای انتخابی برای کاربردهای بهرهبرداری
ترجمه در قالب فایل Word و قابل ویرایش میباشد
سال انتشار:2013
تعداد صفحه ترجمه:23
تعداد صفحه فایل انگلیسی:10
موضوع انگلیسی :Phase-Locked Loop Based on Selective Harmonics
Elimination for Utility Applications
موضوع فارسی:دانلود ترجمه مقاله حلقه قفل فاز (PLL) براساس حذف هارمونیکهای انتخابی برای کاربردهای بهرهبرداری
چکیده انگلیسی:Abstract—Phase-locked loops (PLL) are widely used in power
electronics equipment connected to the mains. The use of a square
wave voltage-controlled oscillator instead of a sinusoidal one eliminates
one multiplier, resulting in a simple PLL algorithm, suitable
for low-cost processors. In spite of its simplicity, distorted grid
voltages cause steady-state phase error. This paper proposes the
use of a modified square waveform obtained by the selective harmonics
elimination (SHE) method to solve the phase error problem.
Simulation and experimental results for the steady state and
the transient tests are presented to validate the proposed singlephase
and three-phase SHE-PLL methods. The tests using a fieldprogrammable
gate array show that the dynamic response of the
proposed method is similar to that of classical PLL, with a simpler
implementation.
چکیده فارسی:
چکیده- حلقههای قفل شده فاز (PLL) به طور گسترده در تجهیزات الکترونیکی متصل به شبکه کاربرد دارند. استفاده از یک اسیلاتور کنترلشده با ولتاژ مربعشکل به جای بک اسیلاتور سینوسی نیاز به یک ضربکننده را کاهش داده، منجر به یک الگوریتم ساده PLL میشود که برای پردازندههای کمهزینه نیز مناسب است. علیرغم سادگی آن، ولتاژهای معوج شبکه باعث خطای حالت دائم فاز میشوند. این مقاله کاربرد یک شکلموج مربعی اصلاحشده را ارائه میدهد که از روش حذف هارمونی انتخابی (SHE) بدست آمده است تا مشکل خطای فاز حل شود. نتایج شبیهسازی و تجربی تستهای حالت دائم و گذرا ارائه میشوند تا اعتبار روشهای تکفاز و سهفاز SHE-PLL به اثبات برسد. تستهای انجام شده با یک آرایش درگاه قابل برنامهنویسی[1] (FPGA) نشان میدهند که پاسخ دینامیکی روش ارائه شده مشابه PLL کلاسیک است اما پیکربندی سادهای دارد.
[1] Field-Programmable Gate Array